1.1.2 Принцип работы дешифратора
Рисунок 1
Пояснить работу ДШ можно с помощью временных диаграмм для схемы (Б). Во время действия сигнала ~OE=1 на нижних входах элементов И-НЕ(0..3) присутствует OE=0, и независимо от значений a0,a1, выходные значения ~yi=1, а yi=0, что и видно из рис.1. В эти отрезки времени t0..t1 и t2..t3 выходы "запрещены", т.е. на прямых выходах yi устанавливается пассивный уровень "0", а на инверсных выходах пассивная "1". В интервале t1..t2 сигнал ~OE=0(OE=1) и значения yi зависят только от переменных a1,a0.
Если код на входах A1A0=10, что соответствует десятичной двойке, на входах второго элемента И-НЕ соберутся 3 логических "1". Сигнал ~y2=0, а y2=1, что видно на диаграмме y2. Вместо инвертора OE,может применяться более сложная схема,показанная на рис.2а. Здесь OE=1 в случае,когда ~OE1 = ~OE2 = 0 и OE3 = 1.
Рисунок 2
Такая схема применяется в дешифраторе "3 в 8" типа 1533ИД7(555ИД7), условное обозначение которого приведено на рис.2б. Дешифраторы широко применяются в вычислительной технике, как часть больших интегральных схем, для выбора одного из нескольких внешних устройств (ВУ) при обмене данными между ним и микропроцессором. В этом случае на входы ai подаются сигналы, называемые адресом ВУ, а входы называются адресными.
- Введение
- Глава 1. Техническая часть. Разработка стенда для анализа работы логического элемента «декодер»
- 1.1 Аналитический обзор
- 1.1.1 Основные сведения о декодере
- 1.1.2 Принцип работы дешифратора
- 1.1.3 Функции декодера и кодера
- 1.1.4 Виды дешифратора
- 1.1.5 Способ увеличения количества выходов дешифратора
- 1.1.6 Принцип работы дешифратора 4 входа 16 выходов
- 1.1.7 Двоичные логические операции с цифровыми сигналами (битовые операции)
- 1.1.7.1 Элементы И, И-НЕ, ИЛИ, ИЛИ-НЕ
- 1.1.7.2 Логика на КМОП транзисторах
- 1.2 Практическая часть
- 1.2.1 Основные характеристики системы автоматизированного проектирования OrCAD
- 1.2.2 Основные характеристики системы автоматизированного проектирования Protel
- 1.2.3 Результаты исследований работы логических устройств с помощью программы схемотехнического моделирования PSpice AD
- 1.2.4 Построение и исследование декодера 2 входа 4 выхода
- 1.2.5 Исследование работы декодера 4 входа 16 выходов построенного в программе Protel
- 1.3 Разработка стенда
- 1.3.1 Проектирование электрической схемы для реализации дешифратора
- 1.3.2 Изготовление печатной платы
- 2.1 Функции, задачи и назначение ремонтного хозяйства
- 1.2 Электрическая схема стенда
- 1 Универсальный компьютерный лабораторный стенд 4
- Схемы аппаратной реализации кодеров и декодеров циклического кода.
- Декодеры
- Краткое описание лабораторного стенда
- Электрическая принципиальная схема декодера.
- Алгоритм работы и структурная схема декодера телетекста.
- 9. Функциональная схема декодера и описание его работы