Суммирующий счетчик
5.1 Предварительный расчет параметров транзисторов
Определим максимальное количество логических вентилей, через которые пройдет сигнал от входа к выходу:
Nmax = 10.
Определим период входного сигнала для заданной частоты:
Т =
Максимальное время задержки схемы не должно превышать половины периода входного сигнала:
tсх = 0,5 · 10-8 с.
Максимальное время задержки элемента
tэл = tсх/10 = 0,5 · 10-9 с.
Определим параметры для транзисторов:
L n = 0,27Wn.
L n = 2л.
Инвертор:
Wn = 7,38л ? 8л = 3,2 мкм.
Wp = 23,52л ? 24л = 9,6 мкм.
2и-не:
Wn = 16л = 6,4 мкм.
Wp = 24 л = 9,6 мкм.
3и-не
Wn = 24л = 9,6 мкм.
Wp = 24 л = 9,6 мкм.
Содержание
- 1. Техническое задание.
- 2. Задание на схемотехническую часть работы
- 3. Теоретические сведения
- 3.1 Триггеры. Общие сведения
- 3.2 Тактируемые триггеры
- 3.3 Счетные триггеры
- 3.4 Счетчики. Общие сведения
- 3.5 Счетчики с последовательным переносом
- 4. Логическое моделирование
- 4.1 Моделирование TV-триггера
- 4.2 Моделирование суммирующего счетчика
- 5. Базисные вентили
- 5.1 Предварительный расчет параметров транзисторов
- 5.2 Схемотехническое проектирование
- 5.3 Топологическое проектирование
- 6.2 Топологическое проектирование
- 7. Суммирующий счетчик.
- 7.2 Топологическое проектирование
- 7.3 Анализ и корректировки
- 8. Расчет межсоединений и паразитных емкостей
- 9. Расчет потребляемой мощности
- Выводы
Похожие материалы