1.1 Обоснование выбора темы
В последнее время техника и технология стремительно развиваются. Эта область также не обходит и электронику. Каждый день выходят новые микросхемы и пополняется элементная база. Однако также в промышленности прослеживается тенденция упрощения и удешевления производства, что приводит к массовому выпуску дешевой, красочной и далеко не самого высокого качества (если не сказать весьма низкого) аппаратуры. Эти тенденции также затрагивают и область аудиотехники.
К сожалению, человеку, желающему качественно слушать любимые записи, сейчас приходится либо смириться с вышесказанным, либо платить достаточно большие суммы за качественную аппаратуру. Есть правда и еще один вариант: эту аппаратуру можно собрать своими руками на современной элементной базе.
Одной из наиболее значимых частей аудио тракта (с учетом распространения цифрового аудио) бесспорно является ЦАП. От качества этого модуля напрямую будет зависеть качество получаемого звукового сигнала. При этом для достижения желаемых результатов часто приходится использовать микросхемы с отличающимися протоколами обмена информацией. Таким образом, встает вопрос о преобразовании цифровых форматов данных.
Наиболее часто встречается ситуация, когда приемник цифрового сигнала способен выдавать данные в формате IIS (наиболее универсальный и полнофункциональный формат), а микросхема ЦАП способна принимать данные в формате Right Justifited. Также следует учесть то, что приемник сигнала выдает данные обоих стерео каналов по одной шине в то время как наиболее качественные микросхемы ЦАП являются монофоническими. Именно вопросу преобразования цифрового потока из формата IIS в Right Justifited с одновременным разделением на каналы и посвящена половина данной курсовой работы. Вторая половина посвящена разделению каналов в случае использования монофонического включения стерео-ЦАП.
- Часть 1. Описание устройства и принципов его работы
- 1.1 Обоснование выбора темы
- 1.2 Краткое описание и возможные варианты исполнения
- 1.2.1 Подключение микросхемы ЦАП AD1851
- 1.2.1.1 Способ 1. Прерывание тактового сигнала
- 1.2.1.2 Способ 2. Использование регистра сдвига
- 1.2.1.3 Способ 3. Регистр сдвига для подключения по шине I2S
- 1.2.2 Подключение микросхемы ЦАП AD1852 (AD1853)
- Часть 2. Схемная реализация
- 2.1 Определение требований к применяемым цифровым микросхемам
- 2.2 Схемы электрические принципиальные
- 2.2.1 Схема устройства разделения потока данных для подключения микросхемы ЦАП AD1851
- 2.2.2 Схема устройства разделения потока данных для монофонического подключения микросхемы ЦАП AD1852 (AD1853)
- 2.2.3 Общие замечания к схемам
- Часть 3. Временные диаграммы
- 3.1 Временная диаграмма работы устройства разделения данных для микросхемы ЦАП AD1851
- Рис. 12. - Временная диаграмма работы устройства разделения данных для микросхемы ЦАП AD1851
- 3.2 Временная диаграмма работы устройства разделения данных для микросхемы ЦАП AD1852
- Рис. 13. - Временная диаграмма работы устройства разделения данных для микросхемы ЦАП AD1852
- Часть 4. Реализация схемы в проекте VHDL
- Выводы
- 2.5. Цифровые интерфейсы передачи видео и звуковых данных Общие сведения о цифровых интерфейсах
- Разделение устройств и данных между процессами
- Асинхронное объединение и разделение потоков.
- Разделение устройств и данных между процессами
- Временное объединение и разделение цифровых потоков
- Глава VI Элементы аппаратуры объединения и разделения цифровых потоков.
- 12В. Объединение и разделение цифровых потоков. Синфазно-синхронное объединение и разделение потоков.
- II. Мультиплексоры цифровых потоков.