Цифровой регистратор аварийных процессов
Глава 2. Архитектура AVR
Содержание
- Введение
- 1.1 Бреслер
- 1.2 Цифровой регистратор электрических сигналов Парма РП 4.06М
- 1.3 Цифровой регистратор электрических сигналов Парма РП 4.08М
- 1.4 Регистратор аварийных событий «Донец-1»
- 1.5 Цифровой регистратор «Барс»
- Глава 2. Архитектура AVR
- 2.1 Последние достижения архитектура AVR
- 2.2 Особенность АЦП, применяемых в МК с архитетурой AVR
- 2.2.1 Общие характеристики
- 2.2.2 Принцип действия АЦП
- 2.2.3 Предделитель и временная диаграмма преобразования
- 2.2.4 Изменение канала или выбор опорного источника
- 2.2.5 Погрешность АЦП
- 2.2.6 Результат преобразования АЦП
- Глава 3. Описание аппаратной части проекта
- 3.1 Краткое описание флэш-накопителя AT45DB161
- 3.1.1 Электрические характеристики
- 3.1.2 Опкоды команд управления флэш-памятью
- 3.2 Схемы
- 3.2.1 Схематика базового модуля ETT-128
- 3.2.3 Схема приставки для исследования коммутации реле при переходе через нуль
- Глава 4. Описание программ.
- 4.1 Общее описание
- 4.2 Система пакетного приёма и передачи команд и информации
- 4.3 Алгоритм работы цикла основной подпрограммы и подпрограммы FIFO буфера
- 4.4 Алгоритм подпрограммы записи осциллограммы
- 4.5. Алгоритм подпрограммы ZVC
- Глава 5. Ход работы
- 5.1 Тестирование АЦП
- 5.2 Исследование переходного режима при разряде RC цепочки
- 5.3 Исследование переходных процессов в модели линии
Похожие материалы
- 9. Бортовой аварийный регистратор параметров полета БАРС-2М
- Регистратор данных рейса (рдр). Назначение, записываемые данные, сроки установки.
- 7.2.1. Устройство цифрового измерительного регистратора
- 2.3.5. Регистраторы событий.
- 11.9. ЦИФРОВЫЕ РЕГИСТРАТОРЫ СИГНАЛОВ
- Процессы регистратора.
- Бортовые регистраторы полетной информации
- Как производится регистрация аварийных параметров?
- Функции цифровых регистраторов аварийных процессов
- Регистратор электрических процессов парма рп 4.06