4. Разработка принципиальной схемы
Принципиальная схема МПВК приведена в приложении схема 3.
В схеме используется микропроцессор фирмы Intel 80386. Он имеет двадцатичетырехразрядную шину адреса, но так как восемь старших разрядов не используются, то они заведены на землю. В данной реализации мы обходимся шестнадцатью разрядами адреса, так как адресуемая память имеет размер 640 кбайт. Сигналы, необходимые для работы с сопроцессором также не используются.
Для реализации буферного шестнадцатиразрядного регистра используются два восьмиразрядных регистра КП580ИР82.
Для реализации шестнадцатиразрядного шинного формирователя используются два восьмиразрядных формирователя КП580ВА86.
ПЗУ на 256 кбайта собрано на микросхемах КР556РТ4 емкостью 32 кбайта.
ОЗУ на 640 кбайт собрано на микросхемах КР185РУ5 емкостью 256 кбайт.
- Многомашинные комплексы и многопроцессорные системы
- Многомашинные и многопроцессорные вычислительные комплексы
- Типы структурной организации многопроцессорных вычислительных комплексов
- 13.1. Классификация и архитектура многопроцессорных вычислительных комплексов
- Многопроцессорные вычислительные системы
- Многопроцессорные вычислительные системы
- Многомашинные и многопроцессорные вычислительные системы
- Многопроцессорные вычислительные комплексы с многовходовыми озу