3.1.2 Универсальные двухступенчатые триггеры
В ЭВМ широко используют универсальные двухступенчатые JK-триггеры с групповыми J и K и дополнительными установочными R и S входами. Каждая группа входов J и K объединена конъюнкцией (рисунок 3.8), что позволяет расширить логические возможности JK-триггеров.
Рисунок 3.8 – Условно – графическое обозначение универсального двухступенчатого JK-триггера К155ТВ1 с групповыми J и K и дополнительными установочными R и S входами
Схемы двухступенчатых (двухтактных) триггеров универсального типа имеют повышенную стабильность и помехоустойчивость работы. Универсальность триггеров достигается наличием входов несинхронизируемой установки R и S, с помощью которых, при отсутствии синхроимпульса (С=0), триггер может быть установлен в состояние 1 путем подачи S=1, либо в состояние 0 путем подачи R=1. При установленных сигналах R=S=0, не меняющих состояние схемы, переключение триггера осуществляется под воздействием синхронизирующих и информационных входов (при наличии С=1).
Независимо от типа универсальных двухступенчатых триггеров (RS, D, JK и т.д.) принцип их построения одинаков: синхронный двухтактный триггер составляется из двух частей, одновременный прием информации в которых запрещен. Для построения первой и второй ступеней используются синхронные триггеры со статическим управлением записью.
Если на синхронизирующий вход подается С=1, то первой ступенью принимается входная информация в течение действия синхроимпульса. Триггер первой ступени называют основным.
Если состояние синхронного входа равно 0 (С=0), то прием входной информации в первую ступень запрещается, разрешается смена сигналов на информационных либо установочных входах триггера, а вторая ступень принимает (копирует) информацию (состояние), хранимую в первой ступени.
Рассмотрим схемы основных типов универсальных двухступенчатых триггеров.
Синхронный двухступенчатый RS-триггер, схема которого приведена на рисунке 3.9, состоит из двух синхронных RS-триггеров со статическим управлением записью.
Рисунок 3.9- Синхронный двухступенчатый RS-триггер
Синхронный двухступенчатый D-триггер, схема которого приведена на рисунке 3.10, использует на первой ступени синхронный D-триггер со статическим управлением записью на второй - RS-триггер.
Рисунок 3.10 – Синхронный двухступенчатый D-триггер
Синхронный двухступенчатый JK-триггер может быть реализован на базе RS-триггера с введением обратной связи с выхода на вход. Его схема приведена на рисунке 3.11.
Рисунок 3.11 - Синхронный двухступенчатый JK-триггер
- Введение
- 1 Практикум "Логические элементы"
- 1.1 Резисторно-транзисторные логические элементы
- 1.2 Диодно-транзисторные логические элементы
- 1.3 Транзисторно-транзисторные логические элементы
- 1.4 Комплементарные логические элементы на основе транзисторов "металл-окись-полупроводник"
- 1.5 Контрольные вопросы
- 1.6 Краткое описание учебного лабораторного стенда "Цифровая электроника"
- 1.7 Порядок выполнения практикума
- 1.8 Определение статической передаточной характеристики (спх) логических элементов
- 1.8.1 Построение первым способом
- 1.8.2 Построение вторым способом
- 1.9 Определение постоянных времени, фронтов и длительности входных и выходных логических сигналов
- 1.10 Определение среднего времени распространения логического сигнала
- 1.11 Содержание отчета
- 1.12 Условно-графические и буквенно-цифровые обозначения логических элементов
- 2 Практикум "Комбинационные логические схемы"
- 2.1 Дешифраторы
- 2.2 Мультиплексоры
- 2.3 Сумматоры
- 2.4 Контрольные вопросы
- 2.5 Порядок выполнения практикума
- 3.1.2 Универсальные двухступенчатые триггеры
- 3.2 Регистры
- 3.2.1 Накапливающие регистры
- 3.2.2 Сдвигающие регистры
- 3.3 Счетчики
- 3.4 Контрольные вопросы
- 3.5 Порядок выполнения практикума
- 3.6 Содержание отчета
- 3.7 Условно-графические и буквенно-цифровые обозначения триггерных устройств
- 4 Практикум "Запоминающие устройства"
- 4.1 Оперативные запоминающие устройства статического типа
- 4.2 Оперативные запоминающие устройства динамического типа
- 4.3 Программируемые постоянные запоминающие устройства с однократной записью информации
- 4.4 Перепрограммируемые постоянные запоминающие устройства с возможностью стирания ультрафиолетовым излучением
- 4.5 Контрольные вопросы
- 4.6 Оснащение практикума
- 4.7 Описание программатора
- 4.8 Порядок выполнения практикума
- 4.9 Условно-графические и буквенно-цифровые обозначения микросхем запоминающих устройств
- 5 Практикум "Управляющие устройства"
- 5.1 Практикум "Конечный автомат с жесткой логической структурой"
- 5.1.1 Таблицы переходов
- 5.1.2 Матрицы переходов
- 5.1.3 Диаграммы переходов
- 5.1.4 Автоматные уравнения
- 5.1.5 Синтез конечных автоматов
- 5.1.6 Пример реализации автомата с жесткой логической структурой
- 5.1.7 Контрольные вопросы
- 5.1.8 Порядок выполнения практикума
- 5.1.9 Содержание отчета
- 5.2 Практикум "Микропрограммный автомат"
- 5.2.1 Пример реализации микропрограммного автомата
- 5.2.2 Контрольные вопросы
- 5.2.3 Задание для практикума
- 5.2.4 Порядок выполнения практикума
- 6.1.1 Содержание практикума
- 6.1.2 Порядок проведения практикума
- 6.2 Практикум "Шины передачи данных"
- 6.2.1 Содержание практикума
- 6.2.2 Выполнение практикума
- 6.2.3 Контрольные вопросы
- 7 Практикум "Аналого-цифровые преобразователи и цифро-аналоговые преобразователи"
- 7.1 Практикум "Цифро-аналоговые преобразователи"
- 7.1.1 Структура и алгоритм работы цап
- 7.1.2 Порядок выполнения практикума
- 7.1.3 Контрольные вопросы к практикуму
- 7.2 Практикум "Аналого-цифровые преобразователи"
- 7.2.1 Структурные схемы и принципы действия ацп
- 7.2.2 Порядок выполнения практикума
- 7.2.3 Контрольные вопросы к практикуму
- Список использованных источников