2.5 Порядок выполнения практикума
ВНИМАНИЕ! Соблюдайте правила техники безопасности при работе со стендом и приборами как с электрическими установками! Сетевое питание на стенд и питание на тестируемые схемы подавайте только после полного монтажа схемы и проверки монтажа преподавателем!
Для выполнения практикума используется лабораторный стенд "Цифровая электроника" (описание см. в п. 1.6).
При подготовке к практикуму в счет часов самостоятельной работы выполните следующее:
а) получите от преподавателя вариант тестируемых микросхем на занятии, предшествующем данному практикуму (таблица 2.1);
Таблица 2.1 – Типы тестируемых комбинационных ИС
Вариант | Типы тестируемых микросхем |
1 | К155ИД3, К155 КП5, К155 ИМ3 |
2 | К155ИД4, К155КП1, К155ИМ3, К155КП2 |
3 | К155ИД4, К155КП2, К155ИМ3, К155КП7 |
б) изучите по основной и дополнительной литературе, приведенной в настоящем пособии основы построения и принципы действия следующих комбинационных схем: дешифраторов и шифраторов, демультиплексоров и мультиплексоров, сумматоров и компараторов цифровых сигналов;
в) проработайте методические указания к настоящему практикуму;
г) начертите эскизы схем включения всех предложенных к проверке микросхем, используя приведенные в справочниках общепринятые для выполнения электрических схем обозначения комбинационных элементов, источников питания, общих шин, клемм и проводников (см. также п. 2.7).
Для проверки функционирования микросхем разработайте схему, в которой для задания кодовых комбинаций на управляющие входы дешифратора и мультиплексора или для задания пары чисел на сумматор (или компаратор) используются выходы двух четырехразрядных счетчиков, а для контроля состояния выходных сигналов микросхем применяются светодиоды;
д) составьте для всех схем таблицы, иллюстрирующие работу полного четырехразрядного сумматора, дешифратора, мультиплексора, компаратора для различных кодов входных сигналов (таблица 2.2).
Таблица 2.2 – Пример заполнения фрагмента таблицы, иллюстрирующей работу четырехразрядного сумматора
Входные кодовые комбинации чисел | Выходные коды суммы чисел | Децималь-ный эквивалент суммы | ||||||||||||
C0 | A4 | A3 | A2 | A1 | B4 | B3 | B2 | B1 | C4 | S4 | S3 | S2 | S1 | |
1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 1 |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
При выполнении практикума в лабораторном классе:
- представьте преподавателю заполненные таблицы, схемы включения и проверки функционирования, составленные при выполнении п.п. в), г), д), ответьте на контрольные вопросы и получите у преподавателя разрешение к проведению практикума;
- вставьте в сокету стенда одну из испытуемых микросхем заданного варианта (таблица 2.1). С целью проверки алгоритма работы микросхемы проведите с помощью перемычек монтаж схемы, составленной при подготовке. Проверьте внимательно монтаж схемы и представьте его для проверки преподавателю или лаборанту. Обратите внимание, что на стенде младшие разряды левого счетчика расположены рядом с кнопкой «+1», а у правого счетчика рядом с кнопкой "Сброс";
- получите экспериментально таблицы, отражающие алгоритм работы тестируемой микросхемы, задавая поочередно на входы микросхемы выходные двоичные коды с двух счетчиков стенда и наблюдая отклики на выходе схемы с помощью светодиодов. Сравните экспериментальные таблицы истинности с составленными до проведения опыта.
- измерьте мощность, потребляемую микросхемой;
- демонтируйте схему, аккуратно сложите все проводники и компоненты и вместе со стендом и передайте лаборанту;
- подготовьте отчет по практикуму и представьте его для защиты и получения зачета.
2.6 Содержание отчета
В отчете должны быть приведены:
- теоретический материал в объеме, достаточном для успешной защиты выполненной практикума;
- разработанные схемы и экспериментальные таблицы функционирования микросхем;
- результаты исследования схем в виде таблиц, раскрывающих алгоритм работы микросхем;
- выводы по практикуму.
2.7 Условно-графические и буквенно-цифровые обозначения комбинационных логических схем
Рисунок 2.9 - Условно - графические и буквенно - цифровые обозначения комбинационных схем
3 Практикум "Триггерные устройства"
Практикум блока "Триггерные устройства" предназначен для изучения принципов построения, работы алгоритмов и методов анализа триггеров, счетчиков и регистров, выполненных по К-МОП и TTL технологиям.
3.1 Триггеры
3.1.1 Одноступенчатые триггеры
Триггер - устройство с двумя устойчивыми состояниями, способное под воздействием внешнего управляющего сигнала осуществлять скачкообразный переход из одного устойчивого состояния в другое. Состояние триггера и значение хранимой двоичной информации определяются прямым и инверсным выходными сигналами.
Принято считать, что если на прямом выходе имеется единичный сигнал, то триггер находится в единичном (включенном) состоянии. При этом сигнал на инверсном выходе нулевой. В противном случае триггер находится в нулевом состоянии.
Триггеры классифицируются:
- по способу синхронизации на асинхронные и синхронные;
- по способу управления информацией различают триггеры со статическим, динамическим, одноступенчатым и многоступенчатым управлением;
- по способу организации логических связей (функционирования) различают триггеры типа RS, D, JK, Т и др.
В асинхронных триггерах изменения состояний происходят непосредственно при подаче сигналов на информационный вход (входы). В синхронных (тактируемых) триггерах состояния изменяются при подаче на специально выделенный управляющий вход синхронизирующих (тактирующих) сигналов после изменения значений сигналов на информационных входах.
Приняты следующие обозначения:
- R (от англ. Reset - сброс) - раздельный вход установки триггера в состояние 0 (отключенное);
- S (от англ. Set - установка) - раздельный вход установки триггера в состояние 1 (включенное);
- К (от англ. Kill - внезапное отключение) - вход раздельной установки универсального триггера в состояние 0 (отключено);
- J (от англ. Jerk -внезапное включение) - раздельный вход установки универсального триггера в состояние 1;
- D (от англ. Delay - задержка) - информационный вход установки триггера в состояние, соответствующее логическому сигналу на этом входе (0 либо 1);
- Т (от англ. Toggle - релаксатор) - счетный вход триггера;
- С (от англ. Clock - источник сигналов синхронизации) - исполнительный управляющий (синхронизирующий) вход.
В вычислительной технике триггеры применяются в качестве элементов (ячеек) памяти в устройствах памяти, а также как базисные элементы построения различных узлов ЭВМ (счетчики, регистры и др.)
В данном практикуме исследуются RS, D и JK-триггеры, построенные на базисных элементах И-НЕ.
RS-триггер представляет собой устройство с двумя устойчивыми состояниями и двумя информационными входами R и S. Схема асинхронного (не синхронизируемого) RS-триггера на базисных элементах И-НЕ приведена на рисунке 3.1.
Рисунок 3.1-Триггер RS-типа
Триггер образован из двух логических элементов 2И-НЕ, соединенных так, что возникают положительные обратные связи. Допустим, что Q=1, q=0. При подаче R=1 и S=1 триггер остается в предыдущем состоянии, т.е. осуществляется режим хранения записанной ранее информации. При одновременной подаче сигналов 0 на оба входа RS-триггер переходит в состояние 1-1, из которого попытка перехода в режим хранения одновременной подачей 1 на входы триггера приведет его в неустойчивое состояние, что не должно допускаться. В противном случае возможен сбой в работе других устройств, связанных с выходами данного триггера. При подаче сигналов S=0 при R=1 или наоборот триггер устанавливается соответственно в "1" или "0".
Синхронный RS-триггер. В практике эксплуатации дискретных устройств на входы их элементов сигналы не всегда поступают одновременно. Это обусловлено тем, что входные сигналы устройства могут проходить до поступления через разное число логических элементов, не обладающих к тому же одинаковой задержкой. Эти явления неодновременных изменений входных сигналов называются состязаниями или гонками. В результате состязаний новые значения одних сигналов будут сочетаться с предыдущими значениями других, что может привести к ложным срабатываниям триггера, а поэтому и всего устройства, в которое он входит. Это отрицательное явление можно устранить путем стробирования. Для этого в триггере кроме информационных сигналов организуются тактирующие (синхронизирующие) импульсы. К моменту прихода синхронизирующих сигналов информационные сигналы на входах триггера обычно успевают установиться.
На рисунке 3.2 приведена схема синхронного однотактного RS-триггера на элементах И-НЕ, который кроме информационных входов S и R имеет вход синхронизации С. При С=1, триггер работает подобно асинхронному, при С=0 - сохраняет свое предыдущее состояние. Кроме того, триггер имеет асинхронные входы r и s, на которые подаются входные сигналы при С=0 с целью принудительной установки триггера в нужное состояние. В этом случае во время управления триггером, как синхронным устройством при С=1, на асинхронные входы должны подаваться сигналы 1. Необходимо подчеркнуть, что для обеспечения правильной работы синхронных триггеров информационные сигналы должны изменяться в течение паузы между синхроимпульсами, т.е. при С=0.
Рисунок 3.2 - Синхронный однотактный RS-триггер
Рисунок 3.3 - Асинхронный D-триггер
D-триггер является одним из широко употребляемых триггеров. В синхронных дискретных устройствах D-триггер реализует функцию временной задержки и имеет только режимы установки "1" и "0". В связи с этим асинхронный D-триггер (рисунок 3.3) обычно не применяется, т.к. его выход будет просто повторять входной сигнал. Синхронный D-триггер (рисунок 3.4), являясь однотактным, задерживает распространение входного сигнала на время паузы между синхроимпульсами (задержка на полпериода). Для задержки на период (на один такт) используется двухтактный D-триггер (рисунок 3.5).
Рисунок 3.4-Синхронный D-триггер Рисунок 3.5- Двухтактный D-триггер
JK-триггер, однотактная схема которого с синхронным исполнением приведена на рисунке 3.6, отличается от RS-триггера структурно тем, что их входные элементы имеют обратную связь с выходов триггера. JK-триггеры, в случае J=K=1, инвертируют хранимую в них информацию (переключаются в противоположное состояние). Но при этом работают нестабильно, входя в режим генерации если входной сигнал для асинхронных триггеров больше по продолжительности, чем время срабатывания JK-триггера, а в синхронном - если синхроимпульс по продолжительности больше времени срабатывания триггера (что обычно и бывает). По этой причине в сериях базисных элементов содержатся только двухтактные (двухступенчатые) JK-триггеры.
Рисунок 3.6- Синхронный JK-триггер
На базе синхронного JK-триггера можно реализовать асинхронный и синхронный Т-триггер (счетный триггер), а также синхронные D-и RS-триггеры (рисунок 3.7).
Рисунок 3.7-Триггеры типа D,T и RS на основе JK-триггера
- Введение
- 1 Практикум "Логические элементы"
- 1.1 Резисторно-транзисторные логические элементы
- 1.2 Диодно-транзисторные логические элементы
- 1.3 Транзисторно-транзисторные логические элементы
- 1.4 Комплементарные логические элементы на основе транзисторов "металл-окись-полупроводник"
- 1.5 Контрольные вопросы
- 1.6 Краткое описание учебного лабораторного стенда "Цифровая электроника"
- 1.7 Порядок выполнения практикума
- 1.8 Определение статической передаточной характеристики (спх) логических элементов
- 1.8.1 Построение первым способом
- 1.8.2 Построение вторым способом
- 1.9 Определение постоянных времени, фронтов и длительности входных и выходных логических сигналов
- 1.10 Определение среднего времени распространения логического сигнала
- 1.11 Содержание отчета
- 1.12 Условно-графические и буквенно-цифровые обозначения логических элементов
- 2 Практикум "Комбинационные логические схемы"
- 2.1 Дешифраторы
- 2.2 Мультиплексоры
- 2.3 Сумматоры
- 2.4 Контрольные вопросы
- 2.5 Порядок выполнения практикума
- 3.1.2 Универсальные двухступенчатые триггеры
- 3.2 Регистры
- 3.2.1 Накапливающие регистры
- 3.2.2 Сдвигающие регистры
- 3.3 Счетчики
- 3.4 Контрольные вопросы
- 3.5 Порядок выполнения практикума
- 3.6 Содержание отчета
- 3.7 Условно-графические и буквенно-цифровые обозначения триггерных устройств
- 4 Практикум "Запоминающие устройства"
- 4.1 Оперативные запоминающие устройства статического типа
- 4.2 Оперативные запоминающие устройства динамического типа
- 4.3 Программируемые постоянные запоминающие устройства с однократной записью информации
- 4.4 Перепрограммируемые постоянные запоминающие устройства с возможностью стирания ультрафиолетовым излучением
- 4.5 Контрольные вопросы
- 4.6 Оснащение практикума
- 4.7 Описание программатора
- 4.8 Порядок выполнения практикума
- 4.9 Условно-графические и буквенно-цифровые обозначения микросхем запоминающих устройств
- 5 Практикум "Управляющие устройства"
- 5.1 Практикум "Конечный автомат с жесткой логической структурой"
- 5.1.1 Таблицы переходов
- 5.1.2 Матрицы переходов
- 5.1.3 Диаграммы переходов
- 5.1.4 Автоматные уравнения
- 5.1.5 Синтез конечных автоматов
- 5.1.6 Пример реализации автомата с жесткой логической структурой
- 5.1.7 Контрольные вопросы
- 5.1.8 Порядок выполнения практикума
- 5.1.9 Содержание отчета
- 5.2 Практикум "Микропрограммный автомат"
- 5.2.1 Пример реализации микропрограммного автомата
- 5.2.2 Контрольные вопросы
- 5.2.3 Задание для практикума
- 5.2.4 Порядок выполнения практикума
- 6.1.1 Содержание практикума
- 6.1.2 Порядок проведения практикума
- 6.2 Практикум "Шины передачи данных"
- 6.2.1 Содержание практикума
- 6.2.2 Выполнение практикума
- 6.2.3 Контрольные вопросы
- 7 Практикум "Аналого-цифровые преобразователи и цифро-аналоговые преобразователи"
- 7.1 Практикум "Цифро-аналоговые преобразователи"
- 7.1.1 Структура и алгоритм работы цап
- 7.1.2 Порядок выполнения практикума
- 7.1.3 Контрольные вопросы к практикуму
- 7.2 Практикум "Аналого-цифровые преобразователи"
- 7.2.1 Структурные схемы и принципы действия ацп
- 7.2.2 Порядок выполнения практикума
- 7.2.3 Контрольные вопросы к практикуму
- Список использованных источников