91.Алгоритм нечіткого виводу.
-
Введення нечіткості (фазифікація, fuzzification). Функції приналежності, визначені для вхідних змінних, застосовуються до їх фактичних значень для визначення ступеня істинності кожної передумови кожного правила.
-
Логічний вивід. Обчислене значення істинності для передумов кожного правила застосовується до виводів кожного правила. Це приводить до однієї нечіткої підмножини, яка буде призначена змінною виводу для кожного правила. У якості правил логічного виводу використовуються тільки операції min (мінімуму) або prod (множення).
-
Композиція. Нечіткі підмножини, призначені для кожної змінної виводу (у всіх правилах), об'єднуються разом, щоб сформувати одну нечітку підмножину для кожної змінної виводу. При подібному об'єднанні зазвичай використовуються операції max (максимум) або sum (сума).
-
Дефазифікація (defuzzification) – приведення до чіткості. Перетворення нечіткого набору виводів у чітке число.
Рис. 4.2. Загальна схема системи нечіткого логічного виводу
94. Протокол промислової мережі HART
HART-протокол (англ. Highway Addressable Remote Transducer Protocol) - цифровий промисловий протокол передачі даних, спроба впровадити інформаційні технології на рівень польових пристроїв. Модульований цифровий сигнал, що дозволяє отримати інформацію про стан датчика або здійснити його настройку, накладається на струмовий несучу аналогової струмового петлі рівня 4-20 мА. Таким чином, харчування датчика, зняття його первинних свідчень і вторинної інформації здійснюється по двох проводах. HART-протокол це практично стандарт для сучасних промислових датчиків. Прийом сигналу про параметр і настройка датчика здійснюється за допомогою HART-модему або HART-комунікатора. До однієї парі проводів може бути підключено кілька датчіков.По цим же проводах може передаватися сигнал 4-20 мА. HART протокол використовує принцип частотної модуляції для обміну даними на швидкості 1200 бод. Для передачі логічної "1" HART використовує один повний період частоти 1200 Гц, а для передачі логічного "0" - два неповних періоду 2200 Гц.HART складова накладається на струмову петлю 4-20 мА. Оскільки середнє значення синусоїди за період одно "0", то HART сигнал ніяк не впливає на аналоговий сигнал 4-20 мА. HART протокол побудований за принципом "головний - підлеглий", тобто польове пристрій відповідає за запитом системи. Протокол допускає наявність двох керуючих пристроїв (керуюча система і комунікатор). Існує два режими роботи датчиків, що підтримують обмін даними по HART протоколом. Режим передачі цифрової інформації одночасно з аналоговим сигналом. Звичайно в цьому режимі датчик працює в аналогових АСУ ТП, а обмін з HART-протоколу здійснюється за допомогою HART-комунікатора або комп'ютера. При цьому можна віддалено (відстань до 3000 м) здійснювати повну настройку та конфігурування датчика. Оператору немає необхідності обходити всі датчики на підприємстві, він може їх налаштувати безпосередньо зі свого робочого місця. У багатоточковому режимі - датчик передає і отримує інформацію тільки в цифровому вигляді. Аналоговий вихід автоматично фіксується на мінімальному значенні (тільки живлення пристрою - 4 мА) і не містить інформації про вимірювану величину. Інформація змінних процесу зчитується по HART-протоколу. До однієї парі проводів може бути підключено до 15 датчиків. Їх кількість визначається довжиною та якістю лінії, а так само потужністю блока живлення датчиків. Всі датчики в багатоточковому режимі мають свою унікальну адресу від 1 до 15, і звернення до кожного йде за відповідною адресою. Комунікатор або система управління визначає всі датчики, підключені до лінії, і може працювати з будь-яким з них.
- Визначення і класифікація аск.
- Структура аск.
- Задачі первинної обробки інформації в асктп.
- Вибір частоти опиту вимірювальних перетворювачів.
- Фільтрація вимірювальної величини від шумів.
- Пристрої зв’язку з об’єктом в асктп та їх структура.
- Централізовані пзо
- Методика програмування мікропроцесорних систем.
- Програмне забезпечення асктп.
- Математичне забезпечення асктп
- Супервізор ний режим функціонування асктп.
- Режим прямого цифрового функціонування асктп.
- Методика програмування мікропроцесорних систем.
- Функціональні можливості scada-систем
- Призначення редактора представлення даних.
- Створення вузлів проекту в тм.
- Створення інформаційного каналу в scada-системі.
- Обробка даних в каналі в scada-системі.
- Логічна обробка дискретних сигналів в інформаційних каналах.
- Процедура трансляції інформаційних каналів.
- Атрибути каналів в тм
- Період і фаза роботи інформаційного каналу.
- Обробка аварійних ситуацій в інформаційних каналах.
- Мови програмування контролерів згідно стандарту мэк-1131.
- Створення і редагування fbd- програми.
- Функціональний блок fbd- програми.
- Блоки логічних функцій fbd- програм і їх використання
- Блоки тригонометричних функцій fbd- програм і їх використання.
- Блоки алгебраїчних функцій fbd- програм і їх використання.
- Блоки функцій порівняння fbd- програм і їх використання.
- Блоки функцій вибору fbd- програм і їх використання.
- Блоки тригерів fbd – програм та їх використання
- Блоки лічильників fbd – програм та їх використання
- Блок генераторів fbd – програм та їх використання
- Блоки управління fbd – програм та їх використання
- Блок відображення fbd – програм та їх використання
- Блоки регулювання fbd – програм та їх використання
- Статичні елементи візуалізації технологічного процесу.
- Використання динамічного тексту для візуалізації технологічного процесу.
- Використання кнопок в схемах відображення технологічного процесу.
- Використання аналогових і дискретних трендів в схемах відображення технологічного процесу.
- Використання відеокліпів в схемах відображення технологічного процесу
- Структура програми в Сі.
- Класифікація інтерфейсів компютерних систем, їх призначення і функції.
- 60.Призначення,функції і принципи функціонування послідовного асинхронного інтерфейсу.
- Структура кодової символьної посилки, призначення її елементів.(консп)
- 62.Основні функціональні елементи уапп
- 63.(Призначення регістрів уапп).
- 64.Адресація регістрів уапп
- 66.(Пояснити структуру підпрограми ініціалізації асинхронного адаптера).
- 68.Стадії створення аск тп
- 69.Структура технічного завдання і технічного проекту аск тп
- 70. Ієрархія та функції рівнів моделі osi
- 71.Кодування інформації в цифрових мережах
- 73.Конфігурація контуру регулювання з під-регулятором
- 74.Блоки адаптивного регулювання тм
- 77.Формування кадрів на канальному рівні (конспект 70)
- 78. Організація доступу до шини
- 79.Протокол промислової мережі Modbus.
- 80. Протокол промислової мережі m-Link
- [Ред.] Рівні сигналів
- 83. Склад структури dcb
- 84. Склад структури commtimeouts
- 89. Загальна структура нечіткого регулятора
- 91.Алгоритм нечіткого виводу.