5.3 Базовые элементы кмоп логики, преимущества
|
ХАРАКТЕРИСТИКИ КМОП-МИКРОСХЕМ
Основной КМОП-схемой является инвертор, показанный на рис. 1. Он состоит из двух полевых транзисторов, работающих в режиме обогащения: с каналом P-типа (верхний) и каналом N-типа (нижний). Для обозначения выводов питания приняты: VDD или VCC — для положительного вывода и VSS или GND — для отрицательного. Обозначения VDD и VCC позаимствованы из обычных МОП-схем и символизируют источники питания истока и стока транзисторов. Они не относятся непосредственно к схемам КМОП, поскольку выводами питания являются истоки обоих комплементарных транзисторов. Обозначения VSS или GND позаимствованы от ТТЛ-схем, и эта терминология сохранилась и для КМОП-микросхем. Далее будут указываться обозначения VCC и GND.
Логическими уровнями в КМОП-системе являются VCC (логическая “1”) и GND (логический “0”). Поскольку ток, протекающий во “включенном” МОП-транзисторе практически не создает на нем падения напряжения, и поскольку входное сопротивление КМОП-вентиля очень велико (входная характеристика МОП-транзистора, в основном, емкостная и выглядит подобно вольтамперной характеристике МОП-транзистора сопротивлением 1012 Ом, зашунтированного конденсатором емкостью 5 пФ), то и логические уровни в КМОП-системе будут практически равны напряжению источника питания. Теперь давайте посмотрим на характеристические кривые МОП-транзисторов, для того чтобы получить представление о том, как времена нарастания и спада, задержки распространения сигнала и рассеиваемая мощность будут изменяться с изменением напряжения источника питания и емкости нагрузки.
На рис. 2 показаны характерные кривые N-канального и P-канального полевых транзисторов, работающих в режиме обогащения.
Из этих характеристик следует ряд важных выводов. Рассмотрим кривую для N-канального транзистора с напряжением Затвор-Исток равным VGS=15 В. Следует заметить, что для постоянного управляющего напряжения VGS, транзистор ведет себя, как источник тока для значений VDS (напряжение Сток-Исток) больших, чем VGS-VT (VT-пороговое напряжение МОП-транзистора). Для значений VDS меньше VGS-VT транзистор ведет себя, в основном, подобно резистору. Следует также заметить, что для меньших значений VGS кривые имеют аналогичный характер, за тем исключением, что величина IDS значительно меньше, и, в действительности, IDS возрастает пропорционально квадрату VGS. P-канальный транзистор имеет практически одинаковые, но комплементарные (дополняющие) характеристики.
АНАЛИЗ ПРИМЕНЕНИЯ В СИСТЕМЕ
В данном разделе рассмотрены различные ситуации, возникающие при разработке системы: неиспользуемые входы, параллельное включение элементов для увеличения нагрузочной способности, разводка шин данных, согласование с логическими элементами других семейств.
НЕИСПОЛЬЗУЕМЫЕ ВХОДЫ
Проще говоря, неиспользуемые входы не должны быть оставлены не подключенными. По причине очень большого входного сопротивления (1012 Ом), плавающий вход может дрейфовать между логическими “нулем” и “единицей”, создавая непредсказуемое поведение выхода схемы и связанные с этим проблемы в системе. Все неиспользуемые входы должны быть подключены к шине питания, “общему” проводу или другому используемому входу. Выбор совершенно не случаен, поскольку следует учитывать возможное влияние на выходную нагрузочную способность схемы. Рассмотрим, к примеру, четырехвходовый элемент 4И-НЕ, используемый, как двухвходовый логический вентиль 2И-НЕ. Его внутренняя структура показана на рис. 7. Пусть входы A и B будут неиспользуемыми входами.
Если неиспользуемые входы должны быть подключены к фиксированному логическому уровню, тогда входы A и B должны быть подключены к шине питания, чтобы разрешить работу остальных входов. Это приведет к включению нижних A и B транзисторов и выключению соответствующих верхних A и B. В таком случае, не более двух верхних транзисторов могут быть включены одновременно. Однако если входы A и B подключены к входу C, входная емкость утроится, но каждый раз, когда на вход C поступает уровень логического “нуля”, верхние транзисторы A, B и C — включаются, утраивая значение максимального выходного тока уровня логической “единицы”. Если на вход D поступает также уровень логического “нуля”, все четыре верхних транзистора — включены. Таким образом, подключение неиспользуемых входов элемента И-НЕ к шине питания (ИЛИ-НЕ к “общему” проводу) приведет к их включению, но подключение неиспользуемых входов к другим используемым входам гарантирует увеличение выходного вытекающего тока уровня логической “единицы”, в случае элемента И-НЕ (или выходного втекающего тока уровня логического “нуля”, в случае элемента ИЛИ-НЕ).
Для последовательно включенных транзисторов увеличения выходного тока не происходит. Учитывая это обстоятельство, многовходовый логический элемент может быть использован для непосредственного управления мощной нагрузкой, к примеру, обмоткой реле или лампой накаливания. ПАРАЛЛЕЛЬНОЕ ВКЛЮЧЕНИЕ ЛОГИЧЕСКИХ ЭЛЕМЕНТОВ
В зависимости от типа логического элемента, объединение входов гарантирует увеличение нагрузочной способности для вытекающего или втекающего токов, но не двух одновременно. Для того чтобы гарантировать увеличение двух выходных токов необходимо параллельно включить несколько логических элементов (рис. 8). В таком случае, увеличение нагрузочной способности достигается за счет параллельного включения нескольких цепочек транзисторов (рис. 7), таким образом, увеличивая соответствующий выходной ток.
РАЗВОДКА ШИН ДАННЫХ
Для этого существует два основных способа. Первый способ — это параллельное соединение обычных буферных КМОП-элементов (например, К561ЛН2). И второй, наиболее предпочтительный, способ — соединение элементов с тремя выходными состояниями. ФИЛЬТРАЦИЯ ПОМЕХ ИСТОЧНИКА ПИТАНИЯ
Поскольку КМОП-схемы могут работать в широком диапазоне питающих напряжений (3-15 В), необходима минимальная фильтрация. Минимальное значение напряжения источника питания определяется максимальной рабочей частотой самого быстрого элемента в системе (обычно очень небольшая часть системы работает на максимальной частоте). Фильтры должны быть выбраны из расчета поддержания питающего напряжения примерно посередине между указанным минимальным значением и максимальным напряжением, при котором микросхемы еще работоспособны. Однако если требуется минимизировать рассеиваемую мощность, напряжение источника питания должно быть выбрано как можно меньшим, при одновременном удовлетворении требований быстродействия.
СОГЛАСОВАНИЕ С ЛОГИЧЕСКИМИ ЭЛЕМЕНТАМИ ДРУГИХ СЕМЕЙСТВ
Существует два основных правила для согласования элементов всех других семейств с микросхемами КМОП. Во-первых, КМОП-схема должна обеспечивать необходимые требования по входным токам и напряжениям элементов других семейств. И, во-вторых, что еще важнее, амплитуда выходного сигнала логических элементов других семейств должна максимально соответствовать напряжению источника питания КМОП-схемы. P-КАНАЛЬНЫЕ МОП-СХЕМЫ
Существует целый ряд требований, которые необходимо обеспечить при согласовании P-МОП и КМОП-схем. Во-первых, это набор источников питания с различными напряжениями. Большинство P-МОП-схем рассчитаны для работы при напряжении от 17 В до 24 В, в то время как схемы-КМОП рассчитаны на максимальное напряжение 15 В. Другой проблемой P-МОП-схем, в отличие от КМОП, является значительно меньшая амплитуда выходного сигнала, чем напряжение источника питания. Выходное напряжение P-МОП-схем изменяется в пределах практически от более положительного потенциала питающего напряжения (VSS) до нескольких вольт выше более отрицательного потенциала (VDD). Поэтому, даже в случае работы P-МОП-схемы от источника напряжением 15 В, амплитуда ее выходного сигнала все равно будет меньше необходимой, чтобы обеспечить согласование с КМОП-схемой. Существует несколько способов решения данной проблемы, в зависимости от конфигурации системы. Рассмотрим два способа построения системы полностью на МОП-схемах и один способ, когда в системе используются ТТЛШ-схемы.
В первом примере используются только P-МОП и КМОП-схемы с напряжением питания менее 15 В (см. рис. 10). В этой конфигурации КМОП-схема управляет P-МОП непосредственно. Однако P-МОП-схема не может управлять КМОП напрямую, поскольку ее выходное напряжение уровня логического нуля значительно превышает нулевой потенциал системы. Для “подтягивания” выходного потенциала схемы к нулю, вводится дополнительный резистор RPD. Его величина выбирается достаточно малой, чтобы обеспечить желаемую постоянную времени RC при переключении выхода из “единицы” в “ноль” и, в то же время, достаточно большой, чтобы обеспечить необходимую величину уровня логической “единицы”. Этот способ подходит также и для выходов P-МОП-схем с открытыми стоками.
Другим способом в полностью МОП-системе является применение источника опорного напряжения на основе обычного стабилитрона для формирования более отрицательного потенциала, питающего КМОП-схему (рис. 11).
В этой конфигурации используется источник питания P-МОП-схемы напряжением 17-24 В. Опорное напряжение выбирается таким образом, чтобы уменьшить напряжение питания КМОП-схем до минимального размаха выходного напряжения P-МОП-схемы. КМОП-схема может по-прежнему управлять P-МОП непосредственно, но теперь, P-МОП-схема может управлять КМОП без “подтягивающего” резистора. Другими ограничениями являются: питающее напряжение КМОП-схем, которое должно быть меньше 15 В, и необходимость обеспечения опорным источником достаточного тока для питания всех КМОП-схем в системе. Это решение вполне пригодно, если источник питания P-МОП-схемы должен быть больше 15 В, и потребляемый ток КМОП-схемами достаточно мал, чтобы его мог обеспечить простейший параметрический стабилизатор.
Если в системе используются ТТЛШ-схемы, то должны быть, по крайней мере, два источника питания. В таком случае, КМОП-схема может работать от однополярного источника и управлять P-МОП-схемой непосредственно (рис. 12).
N-КАНАЛЬНЫЕ МОП-СХЕМЫ
Согласование КМОП с N-МОП-схемами проще, хотя некоторые проблемы существуют. Во-первых, N-МОП-схемы требуют меньшего напряжения источника питания, обычно в диапазоне 5-12 В. Это позволяет согласовывать их с КМОП-схемами непосредственно. Во вторых, амплитуда выходного сигнала КМОП-схем находится в диапазоне практически от нуля до напряжения источника питания минус 1-2 В.При более высоких значениях напряжения источника питания N-МОП и КМОП-схемы могут работать напрямую, поскольку выходной уровень логической единицы N-МОП-схемы будет отличаться от напряжения источника питания всего на 10-20%. Однако, при меньших значениях напряжения питания, напряжение уровня логической единицы будет меньше уже на 20-40%, поэтому необходимо включение “подтягивающего” резистора (рис. 13).
.
- 1 Основы алгебры логики
- 1.1 Понятие о логических функциях
- Функции одной и двух переменных
- 2.1Булевы функции одной переменной
- Булевы функции двух переменных
- 2.3 Понятие базиса и функционально-полного базиса
- Основные аксиомы и тождества алгебры логики
- Способы задания Булевых функций
- 3.1 Описательный способ:
- 3.2 Аналитический метод:
- 3.2.1Совершенная дизъюнктивная нормальная форма (сднф)
- 3.2.2 Совершенная конъюнктивная нормальная форма (скнф)
- 3.2.3Таблица истинности и последовательность значений наборов переменных
- 3.2.4 Геометрический способ представления функций алгебры логики (фал) (кубические комплексы)
- 3.2.5 Временные диаграммы
- 3.2.6 Функциональные схемы
- 3.2.7 Взаимные преобразования способов представления фал
- 4. Основные характеристики и параметры логических элементов
- 4.1 Цифровые устройства и их классификация (из инета)
- 4.2 Передаточные характеристики
- 4.3 Входная характеристика
- 4.4 Выходная характеристика
- 4.5 Нагрузочная способность
- 5. Базовые логические элементы
- 5.1 Структура логических элементов
- 5.1.1 Логические устройства диодной логики
- 5.1.2 Простой усилительно-формирующий каскад
- 5.1.3Сложный усилительно-формирующий каскад (двухтактный)
- 5.2 Базовый элемент ттл-логики
- 5.2.5 Модификации базовых элементов
- 5.3 Ттлш-логический элемент
- 5.3 Базовые элементы кмоп логики, преимущества
- 6. Синтез комбинационных устройств
- 6.1 Основные этапы неавтоматизированного синтеза комбинационных устройств.
- 6.2 Минимизация цифровых устройств
- 6.2.1 Аналитическая минимизация фал
- 6.2.2 Минимизация фал на основе карт Карно
- 6.2.3 Смысл и применимость методов минимизации при синтезе цифровых устройств.
- 6.3 Приведение фал к заданному базису.(и-не, или-не, и-или-не)
- Типовые комбинационные устройства
- 7.1 Типовые комбинационные цифровые устройства.
- Преобразователи кодов
- Шифраторы (кодеры) и дешифраторы (декодеры)
- Мультиплексоры и демультиплексоры (Концентраторы)
- 7.5 Сумматоры
- Компараторы кодов
- 8 Последовательностные устройства
- 8.1 Обобщённая схема последовательностного устройства
- 8.2 Понятие об автоматах Мили и Мура
- 9 Триггеры
- 9.1 Классификация
- 9.2.1 Асинхронный rs-триггер
- 9.2.2 Синхронизируемый уровнем
- 9.2.4 Двухтактный rs-триггер
- 9.3.1 Асинхронный d–триггер
- 9.3.4 Двухтактный d–триггер
- 9.4.1 Асинхронный
- 9.4.3 Синхронизируемый фронтом jk-триггер
- 9.4.4 Двухтактный jk-триггер
- 10. Типовые последовательностные устройства
- 10.1 Регистры
- 10.1.1 Классификация
- 10.2 Счетчики.
- 10.2.1 Классификация счетчиков.
- 10.2.3 Асинхронные двоичные счётчики
- 10.2.4 Суммирующие. Схема. Быстродействие
- 10.2.5 Вычитающий счетчик. Схема. Быстродействие.
- 10.2.6 Реверсивные счетчики
- 10.2.8 Счётчики с параллельным переносом
- 10.2.9 Счетчик с групповым переносом.
- 10 .3 Генератор чисел
- 10.4 Распределители импульсов
- 11.Цифрово-аналоговые преобразователи
- 11.1 Классификация цап
- 12 Аналого-цифровые преобразователи (ацп). Методы построения.
- Параллельные ацп
- Последовательно-параллельные ацп
- Ацп последовательного приближения
- Интегрирующие(равертывающего) ацп
- Следящие ацп:
- Сигма-дельта ацп
- Тема 13. Общие принципы построения и функционирования компьютеров
- 13Машина фон Неймана
- 13.1.2 Машины Гарвардского и Принстонского классов
- 13.2 Организация памяти эвм
- 13.3 Микропроцессоры
- Интерфейсы эвм
- Общая организация систем обработки данных как совокупности аппаратных и программных средств.
- 14 Локальные и глобальные вычислительные сети.
- 15 Проблемы безопасности компьютерных сетей