2. Интегральные технологии
Известны следующие интегральные технологии.
RTL (Resistor-transistor logic) – РТЛ (Резисторно-транзисторная логика).
DTL (Diode-transistor logic) – ДТЛ (Диодно-транзисторная логика).
TTL (Transistor-transistor logic) – ТТЛ (Транзисторно-транзисторная логика).
ECL (Emitter-coupled logic) – ЭСЛ (Эмиттерно-связанная логика).
MOS (Metal-oxide semiconductor) – МОП (Логика типа металл-оксид-полупроводник).
CMOS (Complementary metal-oxide semiconductor) – КМОП (Комплементарная МОП логика).
Существуют биполярные транзисторы (bipolar junction transistor (BJT)) и униполярные или полевые транзисторы (field-effect transistor (FET)). Работа биполярного транзистора зависит от потока двух типов носителей: электроны и дырки. Работа униполярных транзисторов зависит от потока только одного типа основного носителя, который может быть электронами (n-канал) или дырками (p-канал).
РТЛ, ДТЛ, ТТЛ и ЭСЛ технологии используют биполярные транзисторы, а МОП и КМОП технологии используют униполярные (полевые) транзисторы, их еще называют МДП (металл-диэлектрик (оксид)-проводник) транзисторы.
РТЛ и ДТЛ технологии не применяются сегодня, они интересны как история. ТТЛ, ЭСЛ, КМОП технологии имеют широкий спектр схем МИС (Малой степени интеграции), СИС (Средней степени интеграции), БИС (Большой степени интеграции) и СБИС (Сверхбольшой степени интеграции). МОП технологии использовались только для производства БИС и СБИС схем. Новые ЭСЛ и МОП схемы не производятся сегодня, но уже выпущенные еще используются. ТТЛ и КМОП схемы широко применяются, развиваются и используются до сих пор (от МИС до СБИС). МИС и СИС схемы производятся до сих пор (используются, например, для обвязки микроконтроллеров).
Напряжение питания варьируется от примерно 0.3 до 30 В (КМОП схемы), Такая же тенденция прослеживается и для максимального значения напряжения логической 1 (только на 0,1-0,3 В ниже). Максимальное значение напряжения 0 колеблется в пределах 0,1-0,5 В. Напряжение зависит от технологи, кроме того, зависит от типа схем. Чем выше напряжение 1, тем больше требуется времени и энергии для переключения транзистора, тем ниже быстродействие, но тем менее чувствительна схема к помехам. Для устройств, подверженных помехам, проектируются высоковольтные микросхемы, хотя сегодня стали появляться и низковольтные микросхем, устойчивые к помехам. Для схем, менее подверженных помехам, и для которых быстродействие – критичный параметр, проектируются низковольтные схемы.
- 1. Двоичные сигналы в цифровой технике
- 2. Интегральные технологии
- 3. Переключательные схемы. Логические элементы и (and), или (or), не (not)
- 4. Переключательные схемы. Логические элементы и-не (nand) или-не (nor) исключающее или (xor), эквивалентность (xnor), буфер
- 5. Ассоциативность функций и (and), или (or), и-не (nand) или-не (nor), xor, xnor.
- 6. Степени интеграции микросхем. Позитивная и негативная логика
- 7. Операции кубического исчисления конъюнкция (and), дизъюнкция (or), исключающее или (xor)
- 8. Операции кубического исчисления пересечение, объединение и дополнение
- 9. Кубические покрытия элементов и (and), или (or), и-не (nand) или-не (nor), xor, xnor (доделать!!!)
- 10. Два подхода в минимизации систем булевых функций
- 11. Автоматизация проектирования
- 12. Сумматоры
- 13. Мультиплексоры
- 14. Демультиплексоры
- 15. Дешифраторы
- 16. Шифраторы
- 17. Программируемые логические матрицы (плм или pla)
- 18. Программируемая матричная логика (пмл или pal)
- 19. Универсальные логические модули на основе мультиплексоров (lut)
- 20. Асинхронные триггеры: rs-триггер, r*s*-триггер
- 21. Асинхронные триггеры: jk-триггер, j*k*-триггер
- 22. Асинхронные триггеры: d-триггер, vd-триггер, т-триггер
- 23. Синхронные триггеры
- 24. Одноступенчатые и двухступенчатые триггеры
- 25. Параллельные регистры. Последовательные регистры
- 26. Последовательно-параллельные регистры
- 27. Синтез триггеров на базе других триггеров (доделать!!!)
- 28. Определение абстрактного цифрового автомата
- 29. Автомат Мили
- 30. Автомат Мура
- 32. Задание автомата графом переходов
- 33. Табличный способ задания автоматов
- 34. Автоматная лента
- 35. Задание автомата деревом функционирования
- 36. Матричный способ представления автомата
- 37. Алгоритм трансформации автомата Мура в автомат Мили
- 38. Алгоритм перехода от автомата Мили к автомату Мура
- 39. Концепция операционного и управляющего автомата
- 40. Принцип микропрограммного управления
- 41. Содержательные и закодированные гса
- 42. Канонический метод структурного синтеза сложного цифрового автомат
- 43. Канонический метод синтеза микропрограммных автоматов Мили
- 44. Кодирование состояний автоматов с целью минимизации аппаратурных затрат
- 45. Противогоночное кодирование состояний автоматов. Кодирование состояний автоматов, реализуемых на плис
- 46. Канонический метод синтеза микропрограммных автоматов Мура
- 47. Vhdl-модель управляющего автомата Мили
- 48. Vhdl-модель управляющего автомата Мура
- 49. Vhdl-модель операционного автомата
- 50. Синтез канонической структуры операционного автомата
- 51. Характеристики операционного автомата. Явление гонок в операционных автоматах
- 52. Эквивалентные операции и обобщенный оператор
- 53. Операционный автомат типа I
- 54. Операционный автомат типа м
- 55. Оа типа im с параллельной комбинационной частью
- 56. Оа типа im с последовательной комбинационной частью
- 57. Операционный автомат типа s
- 58. Дребезг механических переключателей и метод его устранения
- 59. Делитель частоты