logo search
HCS12 с применением языка С - royallib

5.1.1. Нагрузочные характеристики

Предположим, что некая периферийная ИС присоединена к выводу МК. Если входной ток этой ИС превышает максимальный выходной ток вывода МК, то могут возникнуть проблемы с формируемыми микроконтроллером уровнями напряжений логической 1 или логического 0. Выходные токи МК различаются в состоянии логической 1 и логического 0, поэтому рассмотрим эти два случая по отдельности.

а) Для втекающего тока нагрузки

б) Для вытекающего тока нагрузки

Рис. 5.2. Нагрузочные характеристики логического элемента, выполненного по технологии HC CMOS

Если на выходе МК формируется напряжение низкого логического уровня VOL , то ток нагрузки IOL положительный, т.е. ток нагрузки втекает в МК. Интегральная схема, присоединенная к выводу МК, формирует вытекающий ток IIL , который и является током нагрузки вывода МК. Если величина входного тока ИС IIL превышает указанное в листе электрических характеристик значение максимального тока нагрузки IOL , то выходное напряжение VOL на выходе МК может повыситься. Это явление иллюстрируют выходные характеристики МК в состоянии логического 0 (рис. 5.2,а). При определенном токе нагрузки IOL напряжение на выводе МК может превысить значение входного напряжения логического нуля VIL для периферийной ИС. Тогда периферийная ИС будет поставлена в ненормированный режим работы, ее работа в соответствии с техническим описанием не гарантируется.

Если на выходе МК формируется напряжение высокого логического уровня VOH , то ток нагрузки IOH отрицательный, т.е. ток нагрузки вытекает из МК. Входной ток IIL присоединенной ИС является втекающим. Таким образом, ток нагрузки IOH вытекает из МК и втекает в периферийную ИС. Если величина входного тока ИС IIH превышает значение максимального тока нагрузки IOH , то выходное напряжение VOH на выходе МК может понизиться. Это явление иллюстрируют выходные характеристики МК в состоянии логической 1 (рис. 5.2,б). При определенном токе нагрузки IOH напряжение на выводе МК может стать ниже минимально допустимого значения входного напряжения логической единицы VIH для периферийной ИС. И мы опять поставим периферийную ИС в ненормированный режим работы, при котором ее функционирование может не соответствовать желаемому.

В справочных данных компания Motorola/Freescale Semiconductors обычно указывает, что максимальный ток нагрузки для каждого из выводов портов равен ±25 мА. Однако следует понимать, что это всего лишь максимальный ток, который могут выдержать транзисторы выходного буфера линии порта. При таком токе нормированные значения выходного напряжения линии в состоянии логического 0 или логической 1 не гарантируются.

Во многих приложениях МК должен управлять некоторым устройством, входные напряжения и токи которого, превышают выходные параметры МК. Что делать в этом случае? Ответ категоричный. Вы, как разработчик системы, должны убедиться, что подключаемое устройство не превышает нагрузочных характеристик используемых линий МК. В противном случае нельзя выполнять непосредственное соединение, и необходимо разработать цепи усиления и согласования.